Главная > Цифровые устройства
НАПИШУ ВСЁ ЧТО ЗАДАЛИ
СЕКРЕТНЫЙ БОТ В ТЕЛЕГЕ
<< Предыдущий параграф Следующий параграф >>
Пред.
След.
Макеты страниц

Распознанный текст, спецсимволы и формулы могут содержать ошибки, поэтому с корректным вариантом рекомендуем ознакомиться на отсканированных изображениях учебника выше

Также, советуем воспользоваться поиском по сайту, мы уверены, что вы сможете найти больше информации по нужной Вам тематике

ДЛЯ СТУДЕНТОВ И ШКОЛЬНИКОВ ЕСТЬ
ZADANIA.TO

Шинные приемопередатчики с регистрами памяти.

8 приемопередатчиках для временного хранения данных могут использоваться как асинхронные потенциальные, так и синхронные регистры памяти. Способы использования регистров Вамяти также могут быть различными.

На рис. 5.104,а изображена структурная схема одного разряда 4-разрядного приемопередатчика с двумя двунаправленными шинами данных, из которого следует, что его функционирование описывается табл. 5.24. Приемопередатчик содержит четыре асинхронных потенциальных регистра памяти: входные регистры памяти каналов и выходные регистры памяти каналов Сигналы загрузки этих регистров

и сигналы управления выходными вентилями каналов А к В подаются на все разряды регистров.

Выходы приемопередатчика описываются функциями

Из табл. 5.24 следует, что приемопередатчик может работать в режиме "прозрачной

если

Структурная схема приемопередатчика с одной двунаправленной шиной данных показана на рис. из которого следует, что его работа описывается функциями

где сигнал управления мультиплексной шиной данных

Условные графические обозначения рассмотренных приемопередатчиков изображены на рис. 5.105.

Большинство приемопередатчиков с двумя двунаправленными шинами данных содержат только два синхронных или асинхронных потенциальных регистра памяти. Выходные же каскады таких приемопередатчиков выполняются как на вентилях с инверсией, так и на вентилях без инверсии. По аналогии с приемопередатчиками без регистров памяти одна из двунаправленных шин обозначается через и называется инверсной шиной при использовании вентилей с инверсией. На рис. 5.106 показаны 8- и -разрядные приемопередатчики с Z-состоянием выходов:

(кликните для просмотра скана)

(см. скан)

(кликните для просмотра скана)

Рис. 5.107

1804ИРЗ, 74F550 - приемопередатчики с прямыми выходами на синхронных регистрах памяти, содержащие два триггера флагов и (рис. 5.107,а) и описываемые функциями

74F551 - приемопередатчик с инверсной шиной на синхронных регистрах памяти, содержащий два триггера флагов и (см. формулы для ИС 74F550; на рис. 5.107, а повторители с Z-состоянием выходов следует заменить на инверторы с -состоянием выходов

74F543, 74AС11543 - приемопередатчики с прямыми выходами на асинхронных потенциальных регистрах памяти (рис. 5.107,б), описываемые функциями

Рис. 5.108

где сигналы и ;

— приемопередатчики с инверсной шиной на асинхронных потенциальных регистрах памяти (см. формулы для ИС );

1554AП20, 74ALS646, 74AС11646 — приемопередатчики с прямыми выходами на синхронных регистрах памяти и мультиплексными данными (рис. 5.108; UX - Multiplexer), описываемые функциями

где

74ЛХ5648, 74ЛС11648 - приемопередатчики с инверсной шиной на синхронных регистрах памяти и мультиплексными данными (см. формулы для ИС 1554АП20; на рис. 5.108 Прямые выходы мультиплексоров следует заменить на инверсные);

1533АП24, 74ALS652, 74AС11652 - приемопередатчики с прямыми выходами на синхронных регистрах памяти и мультиплексными данными, описываемые теми же функциями, что и но вместо сигналов управления используются независимые сигналы ОЕА и ОЕВ (см. рис. 5.108);

1533АП17, 74AL5651, 74АСП651 - приемопередатчики с инверсной шиной на синхронных регистрах памяти и мультиплексными данными, описываемые теми же функциями, что и (используются мультиплексоры с инверсными выходами).

Рис. 5.109 (см. скан)

На рис. 5.109 показана интерфейсная схема, выполненная на приемопередатчике с двумя регистрами памяти и предназначенная для программного обмена данными с квитированием между микроЭВМ и персональным компьютером ЕС1841.

Данная схема эквивалентна схеме приемопередатчика, показанного на рис. 5.94 и подробно рассмотренного в § 5.8.

На рис. 5.110 показаны 8-разрядные приемопередатчики с открытым коллекторным выходом:

приемопередатчик с прямыми выходами, на синхронных регистрах памяти и мультиплексными данными (подобен приемопередатчику -состоянием выходов):

74ALS614 - приемопередатчик с инверсной шиной на синхронных регистрах памяти и мультиплексными данными (подобен приемопередатчику -состоянием выходов; см. формулы для ИС 74ALS615);

74ALS647 — приемопередатчик с прямыми выходами на синхронных регистрах памяти и мультиплексными данными, описываемый теми же функциями, что и но вместо независимых сигналов управления и используются сигналы

74ALS649 — приемопередатчик с инверсной шиной на синхронных регистрах памяти и мультиплексными данными (подобен приемопередатчику -состоянием выходов; см. формулы для

74ALS654 — приемопередатчик с прямыми выходами на синхронных регистрах памяти и мультиплексными данными (подобен приемопередатчику 74ALS652 с Z-состоянием выходов):

74ALS653 — приемопередатчик с инверсной шиной на синхронных регистрах памяти и мультиплексными данными

Рис. 5.110

(подобен приемопередатчику -состоянием выходов; см. формулы для

1
Оглавление
email@scask.ru